

# Politecnico di Milano

# Dip. di Elettronica, Informazione e Bioingegneria

prof. prof.

Luca Breveglieri Gerardo Pelosi prof.ssa Donatella Sciuto prof.ssa Cristina Silvano

# AXO – Architettura dei Calcolatori e Sistemi Operativi PRIMA PARTE – lunedì 14 febbraio 2022

| Cognome   | Nome    |
|-----------|---------|
| Matricola | _ Firma |

#### **Istruzioni**

Si scriva solo negli spazi previsti nel testo della prova e non si separino i fogli.

Per la minuta si utilizzino le pagine bianche inserite in fondo al fascicolo distribuito con il testo della prova. I fogli di minuta, se staccati, vanno consegnati intestandoli con nome e cognome.

È vietato portare con sé libri, eserciziari e appunti, nonché cellulari e altri dispositivi mobili di calcolo o comunicazione. Chiunque fosse trovato in possesso di documentazione relativa al corso – anche se non strettamente attinente alle domande proposte – vedrà annullata la propria prova.

Non è possibile lasciare l'aula conservando il tema della prova in corso.

Tempo a disposizione 1 h: 30 m

## Valore indicativo di domande ed esercizi, voti parziali e voto finale:

| esercizio  | 1            | (5 | punti)  |  |
|------------|--------------|----|---------|--|
| esercizio  | 2            | (4 | punti)  |  |
| esercizio  | 3            | (5 | punti)  |  |
| esercizio  | 4            | (2 | punti)  |  |
| <b>:</b> : | la. <i>(</i> | 16 | <b></b> |  |
| voto fina  | ıe: (        | ТΩ | punti)  |  |

**CON SOLUZIONI (in corsivo)** 

#### esercizio n. 1 - linguaggio macchina

#### traduzione da C ad assembler

Si deve tradurre in linguaggio macchina simbolico (assemblatore) *MIPS* il frammento di programma C riportato sotto. Il modello di memoria è quello **standard** *MIPS* e le variabili intere sono da **32 bit**. Non si tenti di accorpare od ottimizzare insieme istruzioni C indipendenti. Si facciano le ipotesi seguenti:

- il registro "frame pointer" fp non è in uso
- le variabili locali sono allocate nei registri, se possibile
- vanno salvati (a cura del chiamante o del chiamato, secondo il caso) solo i registri necessari

Si chiede di svolgere i quattro punti sequenti (usando le varie tabelle predisposte nel sequito):

- 1. **Si descriva** il segmento dei dati statici dando gli spiazzamenti delle variabili globali rispetto al registro global pointer *gp*, (cha ha valore **NON STANDARD**) e **si traducano** in linguaggio macchina le dichiarazioni delle variabili globali.
- 2. **Si descriva** l'area di attivazione della funzione verify, secondo il modello MIPS, e l'allocazione dei parametri e delle variabili locali della funzione verify usando le tabelle predisposte
- 3. Si traduca in linguaggio macchina il codice dello statement riquadrato nella funzione main.
- 4. **Si traduca** in linguaggio macchina il codice **dell'intera funzione** verify (vedi tab. 4 strutturata).

```
/* costanti e variabili globali
                                                                */
#define N 7
int VECTOR [N]
int points = N
int result
/* testate funzioni e procedure ausiliarie */
int getint (void)
void reset (int * addr)
/* funzione verify */
int verify (int dim, int level) {
   int count
   int * ptr
   for (count = 0; count < dim; count++) {</pre>
      ptr = &VECTOR[count]
      if (*ptr >= level) {
         points--
      } else {
         reset (ptr)
         /* if */
      /* for */
   return (dim + level - count)
   /* verify */
/* programma principale */
int main ( ) {
   result = verify (N, getint ( )) + 10
   /* main */
```

**punto 1** – segmento dati statici (numero di righe non significativo)

| contenuto<br>simbolico | indirizzo assoluto<br>iniziale (in hex) | spiazzamento<br>rispetto a<br>gp = 0x 1000 4000<br>NON STANDARD |                 |
|------------------------|-----------------------------------------|-----------------------------------------------------------------|-----------------|
|                        |                                         |                                                                 | indirizzi alti  |
|                        |                                         |                                                                 |                 |
| RESULT                 | 0x 1000 0020                            | 0x <b>C</b> 020                                                 |                 |
| POINTS                 | 0x 1000 001C                            | 0x <b>C</b> 01C                                                 |                 |
| VECTOR [N-1]           | 0x 1000 0018                            | 0x <b>C</b> 018                                                 |                 |
|                        |                                         |                                                                 |                 |
| VECTOR [0]             | 0x 1000 0000                            | 0x <b>C</b> 000                                                 | indirizzi bassi |

| <b>punto 1</b> – codice MIPS della sezione dichiarativa globale (numero di righe non significativo) |        |         |      |                                        |  |  |  |  |  |  |
|-----------------------------------------------------------------------------------------------------|--------|---------|------|----------------------------------------|--|--|--|--|--|--|
|                                                                                                     | .data  | 0x 1000 | 0000 | // segmento dati statici standard      |  |  |  |  |  |  |
| N:                                                                                                  | .equ   | 7       | //   | costante simbolica                     |  |  |  |  |  |  |
| VECTOR:                                                                                             | .space | 28      | //   | varglob VECTOR (7 interi cioè 28 byte) |  |  |  |  |  |  |
| POINTS:                                                                                             | .word  | N       | //   | varglob POINTS inizializzata           |  |  |  |  |  |  |
| RESULT:                                                                                             | .space | 4       | //   | varglob RESULT non inizializzata       |  |  |  |  |  |  |
|                                                                                                     |        |         |      |                                        |  |  |  |  |  |  |

 punto 2 – area di attivazione della funzione VERIFY

 contenuto simbolico
 spiazz. rispetto a stack pointer

 \$ra salvato
 +8

 \$s0 salvato
 +4

 \$s1 salvato
 +0

 ← sp (fine area)

 ← max estens. pila

| punto 2 – allocazione dei parametri<br>e delle variabili locali di VERIFY nei registri |             |  |  |  |  |  |
|----------------------------------------------------------------------------------------|-------------|--|--|--|--|--|
| parametro o variabile locale                                                           | registro    |  |  |  |  |  |
| dim                                                                                    | <i>\$a0</i> |  |  |  |  |  |
| level                                                                                  | <i>\$a1</i> |  |  |  |  |  |
| count                                                                                  | <i>\$50</i> |  |  |  |  |  |
| ptr                                                                                    | <i>\$s1</i> |  |  |  |  |  |
|                                                                                        |             |  |  |  |  |  |

| <b>punto 3</b> – co                     | punto 3 – codice MIPS dello statement riquadrato in маім (num. righe non significativo) |                |                                |  |  |  |  |  |  |  |  |
|-----------------------------------------|-----------------------------------------------------------------------------------------|----------------|--------------------------------|--|--|--|--|--|--|--|--|
| // result = verify (N, getint ( )) + 10 |                                                                                         |                |                                |  |  |  |  |  |  |  |  |
| MAIN:                                   | 1 <b>i</b>                                                                              | \$a0, N        | // prepara param DIM           |  |  |  |  |  |  |  |  |
|                                         | jal                                                                                     | GETINT         | // chiama funz GETINT          |  |  |  |  |  |  |  |  |
|                                         | move                                                                                    | \$a1, \$v0     | // prepara param LEVEL         |  |  |  |  |  |  |  |  |
|                                         | jal                                                                                     | VERIFY         | // chiama funz GETINT          |  |  |  |  |  |  |  |  |
|                                         | addi                                                                                    | \$t0, \$v0, 10 | // calcola espr VERIFY () + 10 |  |  |  |  |  |  |  |  |
|                                         | sw                                                                                      | \$t0, RESULT   | // memorizza varglob RESULT    |  |  |  |  |  |  |  |  |
|                                         |                                                                                         |                |                                |  |  |  |  |  |  |  |  |

```
punto 4 – codice MIPS della funzione VERIFY (numero di righe non significativo)
         addiu $sp, $sp, -12
                                  // COMPLETARE - crea area attivazione
VERIFY:
          // direttive EQU e salvataggio registri - NON VANNO RIPORTATI
         // for (count = 0; count < dim; count++)</pre>
                                    // inizializza varloc COUNT
         move $s0, $zero
                $s0, $a0, ENDFOR
                                     // verifica cond COUNT < DIM
FOR:
          bge
          // ptr = &VECTOR[count]
               $t0, VECTOR
                                     // carica ind VECTOR [0]
          la
          sll
               $t1, $s0, 2
                                     // allinea indice COUNT
          addu $s1, $t0, $t1
                                     // calcola ind elem VECTOR[COUNT]
          // if (*ptr >= level)
          lw
               $t2, ($s1)
                                     // carica oggetto puntato da PTR
          blt
               $t2, $a1, ELSE
                                     // verifica cond *PRT >= LEVEL
THEN:
          // points--
          lw
               $t3, POINTS
                                     // carica varglob POINTS
          subi $t3, $t3, 1
                                     // calcola POINTS--
              $t3, POINTS
                                     // memorizza varglob POINTS
          SW
               FNDTF
                                     // vai a ENDIF
ELSE:
          // reset (ptr)
          addi $sp, $sp, -4
                                     // push reg $a0
               $a0, ($sp)
          SW
         move $a0, $s1
                                     // prepara param ADDR
               RESET
                                     // chiama funz RESET
         jal
          lw
               $a0, ($sp)
                                     // pop reg $a0
          addi $sp, $sp, +4
ENDIF:
         addi $s0, $s0, 1
                                     // calcola COUNT++
               FOR
                                     // torna a FOR
ENDFOR:
         // return (dim + level - count)
          add
               $v0, $a0, $a1
                                    // calcola espr DIM + LEVEL
          sub
               $v0, $v0, $s0
                                    // calcola espr ... + COUNT e valusc
          // ripristino registri - NON VANNO RIPORTATI - COMPLETARE SOTTO
          addiu $sp, $sp, +12
                                   // elimina area attivazione
                 $ra
                                   // rientra a chiamante
          jr
```

## esercizio n. 2 - logica digitale e memoria cache

#### prima parte - logica sequenziale

Sia dato il circuito sequenziale composto da **due bistabili master-slave di** tipo D (D<sub>1</sub>, Q<sub>1</sub> e D<sub>2</sub>, Q<sub>2</sub>, dove D è l'ingresso del bistabile e Q è lo stato / uscita del bistabile), **un ingresso I e un'uscita U**, descritto dal circuito seguente:



Si chiede di completare il diagramma temporale riportato qui sotto. Si noti che:

- si devono trascurare completamente i ritardi di propagazione delle porte logiche e i ritardi di commutazione dei bistabili
- i bistabili sono il tipo master-slave la cui struttura è stata trattata a lezione, con uscita che commuta sul fronte di **discesa** del clock (come indicato anche in figura)

## tabella dei segnali (diagramma temporale) da completare

- per i segnali D1, Q1, D2, Q2 e U, **ricavare**, per ogni ciclo di clock, l'andamento della forma d'onda corrispondente riportando i relativi valori 0 o 1
- a solo scopo di chiarezza, per il segnale di ingresso I è riportata anche la forma d'onda per evidenziare la corrispondenza tra questa e i valori 0 e 1 presenti nella tabella dei segnali complessiva
- notare che nel primo intervallo i segnali Q1 e Q2 sono già dati (rappresentano lo stato iniziale)



#### seconda parte – memoria cache

Si consideri un sistema di memoria (memoria centrale + cache) con le caratteristiche seguenti:

- memoria di lavoro di 8 K byte, indirizzata a livello di singolo byte
- cache associativa a gruppi (set-associative) a **2 vie**, da **1 K byte** in totale
- ogni blocco della cache contiene 256 byte, dunque la cache contiene 4 blocchi, denotati dalle lettere A, B, C e D
- i blocchi A e B appartengono all'insieme 0
- i blocchi C e D appartengono all'insieme 1
- la politica di sostituzione adottata nella cache è **LRU** (Least Recently Used)

**Si chiede di completare** la tabella seguente, considerando la sequenza di richieste alla memoria (lettura o scrittura non fa differenza) riportata nella colonna **indirizzo richiesto**.

Il significato delle diverse colonne della tabella è il seguente:

Nella colonna **esito** riportare **H** (hit) se il blocco richiesto si trova nella cache, oppure **M** (miss) se invece il blocco va caricato dalla memoria.

Nelle colonne **dati** va riportato il **numero del blocco della memoria** che si trova nel corrispondente blocco di cache. Si noti che questi valori vanno espressi come numeri **decimali**, mentre le etichette sono scritte in **binario**.

Nella colonna **azione** va indicato il **blocco a cui si accede** (in caso di successo **H**) o il blocco in cui vengono caricati i dati della memoria (in caso di fallimento **M**).

Indirizzi verso la memoria: 8 K byte richiedono 13 bit di indirizzo, ma gli 8 bit meno significativi sono usati per identificare la posizione del byte nel blocco di 256 byte; dunque rimangono i 5 bit più significativi per identificare la posizione del blocco in memoria (usati in codifica decimale).

Indirizzi verso la cache: trascurando gli 8 bit meno significativi (byte nel blocco), il nono bit identifica l'insieme (cioè se 0 identifica l'insieme 0 costituito dai blocchi A o B oppure se 1 identifica l'insieme 1 costituito dai blocchi C o D) e i rimanenti quattro bit – i più significativi – rappresentano l'etichetta.

|       | insieme 0              |       |        |           |      | insieme 1 |           |              |        |           |      |        |           |           |                       |        |   |        |
|-------|------------------------|-------|--------|-----------|------|-----------|-----------|--------------|--------|-----------|------|--------|-----------|-----------|-----------------------|--------|---|--------|
|       |                        |       |        |           |      | ļ         | blocco A  | <b>\</b>     | ,      | blocco    | В    |        | blocco    | C         | ŀ                     | occo [ | ) | azione |
| passo | indirizzo<br>richiesto | esito | valido | etichetta | dati | valido    | etichetta | dati         | valido | etichetta | dati | valido | etichetta | dati      |                       |        |   |        |
| 0     | _                      |       | 1      | 1011      | 22   | 0         | _         | <del>-</del> | 0      | 0001      | 3    | 1      | 0011      | 7         | situazione iniziale   |        |   |        |
| 1     | 00011 1101 0110        | Μ     | 1      | 1011      | 22   | 0         | _         | _            | 1      | 0001      | 3    | 1      | 0011      | 7         | carico blocco 3 in C  |        |   |        |
| 2     | 11100 0110 1010        | Μ     | 1      | 1011      | 22   | 1         | 1110      | 28           | 1      | 0001      | 3    | 1      | 0011      | 7         | carico blocco 28 in B |        |   |        |
| 3     | 11001 1001 0011        | Μ     | 1      | 1011      | 22   | 1         | 1110      | 28           | 1      | 0001      | 3    | 1      | 1100      | <i>25</i> | carico blocco 25 in D |        |   |        |
| 4     | 10110 1000 1001        | Н     | 1      | 1011      | 22   | 1         | 1110      | 28           | 1      | 0001      | 3    | 1      | 1100      | 25        | accesso a blocco A    |        |   |        |
| 5     | 00001 1101 1101        | Μ     | 1      | 1011      | 22   | 1         | 1110      | 28           | 1      | 0000      | 1    | 1      | 1100      | <i>25</i> | carico blocco 1 in C  |        |   |        |
| 6     | 11000 0100 0110        | М     | 1      | 1011      | 22   | 1         | 1100      | 24           | 1      | 0000      | 1    | 1      | 1100      | 25        | carico blocco 24 in B |        |   |        |

## esercizio n. 3 - microarchitettura del processore pipeline

#### prima parte – pipeline e segnali di controllo

Sono dati il seguente frammento di codice **macchina** MIPS (simbolico), che inizia l'esecuzione all'indirizzo indicato, e i valori iniziali per alcuni registri e parole di memoria.

| i  | indiri | ZZO  | codice MIPS |       |       |           |  |  |
|----|--------|------|-------------|-------|-------|-----------|--|--|
| 0x | 0040   | 0800 | lw          | \$t1, | 0x 12 | A18(\$t0) |  |  |
| 0x | 0040   | 0804 | lw          | \$t2, | 0x 18 | 318(\$t0) |  |  |
| 0x | 0040   | 0808 | add         | \$t3, | \$t3, | \$t3      |  |  |
| 0x | 0040   | 080C | addi        | \$t4, | \$t1, | 32        |  |  |
| 0x | 0040   | 0810 | ori         | \$t5, | \$t2, | 64        |  |  |
| 0x | 0040   | 0814 |             |       |       |           |  |  |
|    |        |      |             |       |       |           |  |  |
|    |        |      |             |       |       |           |  |  |
|    |        |      |             |       |       |           |  |  |

| registro     | contenuto iniziale |
|--------------|--------------------|
| \$t0         | 0x 1001 2FAC       |
| \$t1         | 0x 0001 ABCD       |
| \$t2         | 0x 1004 1234       |
| \$t3         | 0x 0048 0840       |
|              |                    |
| memoria      | contenuto iniziale |
| 0x 1001 4004 | 0x 1001 AB40       |
|              |                    |

La pipeline è ottimizzata per la gestione dei conflitti di controllo, e si consideri il **ciclo di clock 5** in cui l'esecuzione delle istruzioni nei vari stadi è la seguente:

|            |               |    | ciclo di clock |    |     |     |     |     |     |    |    |    |
|------------|---------------|----|----------------|----|-----|-----|-----|-----|-----|----|----|----|
|            |               | 1  | 2              | 3  | 4   | 5   | 6   | 7   | 8   | 9  | 10 | 11 |
| <u>s</u> . | 1 – lw \$t1   | IF | ID             | EX | MEM | WB  |     |     |     |    |    |    |
| tru        | 2 – lw \$t2   |    | IF             | ID | EX  | MEM | WB  |     |     |    |    |    |
| istruzione | 3 – add \$t3  |    |                | IF | ID  | EX  | MEM | WB  |     |    |    |    |
| O          | 4 – addi \$t4 |    |                |    | IF  | ID  | EX  | MEM | WB  |    |    |    |
|            | 5 – ori \$t5  |    |                |    |     | IF  | ID  | EX  | MEM | WB |    |    |

| 1) | Calcolare il val | ore dell'indirizzo  | di memoria      | dati nell'istruzione | /w \$t1 (nrima    | (bsol e  |
|----|------------------|---------------------|-----------------|----------------------|-------------------|----------|
| _, | Calculate II var | ore acii iriairizzo | J al Illallolla | uau nen isu uzione   | . 100 2011 101110 | i ivau i |

0x 1001 2FAC + 0x 0000 1A18 = 0x 1001 49C4 \_\_\_\_\_

2) Calcolare il valore dell'indirizzo di memoria dati nell'istruzione /w \$t2 (seconda load):

 $0x\ 1001\ 2FAC\ +\ 0x\ 0000\ 1818\ =\ 0x\ 1001\ 47C4$ 

**3) Calcolare** il valore del risultato (\$t3 + \$t3) dell'istruzione *add* (addizione):

0x 0048 0840 + 0x 0048 0840 = 0x 0090 1080 (\$t3 finale)\_\_\_\_\_

**4) Calcolare** il valore del risultato (\$t1 + 32) dell'istruzione *addi* (addizione con immediato):

0x 1001 A0A0 (\$t1 finale) + 0x 0000 0020 = 0x 1001 A0C0 (\$t4 finale) \_\_\_\_

**5)** Calcolare il valore del risultato (\$t2 OR 64) dell'istruzione *ori* (or logico con immediato):

0x 1001 1A1A (\$t2 finale) OR 0x 0000 0040 = 0x 1001 1A5A (\$t5 finale)\_\_\_\_

## **Completare** le tabelle.

I campi di tipo *Istruzione* e *NumeroRegistro* possono essere indicati in forma simbolica, tutti gli altri in esadecimale (prefisso 0x implicito). Utilizzare **n.d.** se il valore non può essere determinato. N.B.: **tutti** i campi vanno completati con valori simbolici o numerici, tranne quelli precompilati con \*\*\*\*\*\*\*.

| segnali all'ingresso dei registri di interstadio              |                                                                  |                                           |                                              |                                              |  |  |  |  |  |
|---------------------------------------------------------------|------------------------------------------------------------------|-------------------------------------------|----------------------------------------------|----------------------------------------------|--|--|--|--|--|
| (subito prima del fronte di SALITA del clock ciclo <b>5</b> ) |                                                                  |                                           |                                              |                                              |  |  |  |  |  |
| IF                                                            | ID                                                               | E                                         |                                              | MEM                                          |  |  |  |  |  |
| (ori)                                                         | (addi)                                                           | (ad                                       |                                              | (lw \$t2)                                    |  |  |  |  |  |
| registro IF/ID                                                | registro ID/EX                                                   | registro                                  |                                              | registro MEM/WB                              |  |  |  |  |  |
|                                                               | .WB.MemtoReg                                                     | .WB.Memto                                 | keg                                          | .WB.MemtoReg                                 |  |  |  |  |  |
|                                                               | .WB.RegWrite                                                     | .WB.RegWr                                 | ite                                          | .WB.RegWrite                                 |  |  |  |  |  |
|                                                               | .M.MemWrite                                                      | .M.MemWri                                 | te                                           |                                              |  |  |  |  |  |
|                                                               | .M.MemRead<br>•                                                  | .M.MemRead                                | I                                            |                                              |  |  |  |  |  |
|                                                               | .M.Branch                                                        | .M.Branch                                 |                                              |                                              |  |  |  |  |  |
| .PC<br><i>0x 0040 0814</i>                                    | .PC<br><i>0x 0040 0810</i>                                       | .PC<br>******                             | *****                                        |                                              |  |  |  |  |  |
| .istruzione<br><i>ori</i>                                     | .(Rs) <i>0x 1001 A0A0</i>                                        |                                           |                                              |                                              |  |  |  |  |  |
| OII                                                           | (\$t1 finale)                                                    |                                           |                                              |                                              |  |  |  |  |  |
|                                                               | .(Rt)<br>**********                                              | .(Rt)<br>*******                          | *****                                        |                                              |  |  |  |  |  |
|                                                               | .Rt<br><b>\$t4</b>                                               | .R<br><b>\$t3</b>                         |                                              | .R<br><b>\$t2</b>                            |  |  |  |  |  |
|                                                               | .Rd<br>*******                                                   |                                           |                                              |                                              |  |  |  |  |  |
|                                                               | .imm/offset esteso                                               | .ALU_out <i>0x0090 1080 (\$t3 finale)</i> |                                              | .ALU_out<br>*******                          |  |  |  |  |  |
|                                                               | .EX.ALUSrc                                                       | .Zero                                     |                                              | .DatoLetto <i>0x 1001 1A1A (\$t2 finale)</i> |  |  |  |  |  |
|                                                               | .EX.RegDest                                                      |                                           |                                              |                                              |  |  |  |  |  |
| segnali relativi al R<br>RF.RegLettura1<br>\$t1 addi          | RF (subito prima del fronte<br>RF.DatoLetto1<br>Ox 0001 ABCD (\$ |                                           | nterno al ci<br>RF.RegScri<br><b>\$t1 /w</b> |                                              |  |  |  |  |  |
| RF.RegLettura2 *********                                      | RF.DatoLetto2<br>********                                        |                                           | RF.DatoSci<br>Ox 1001                        | ritto<br><i>A0A0 (\$t1 finale)</i>           |  |  |  |  |  |
| segnali relativi al R                                         | RF (subito prima del fronte                                      | di DISCESA i                              | nterno al ci                                 | clo di clock – ciclo <b>6</b> )              |  |  |  |  |  |
| RF.RegLettura1<br>\$t2 ori                                    | RF.DatoLetto1 0x 1004 1234 (\$                                   |                                           | RF.RegScri                                   |                                              |  |  |  |  |  |
| RF.RegLettura2                                                | RF.DatoLetto2<br>*******                                         | <b></b>                                   | RF.DatoSci                                   | ritto<br>1A1A (\$t2 finale)                  |  |  |  |  |  |

#### seconda parte - gestione di conflitti e stalli

Si consideri la sequenza di istruzioni sotto riportata eseguita in modalità pipeline:

ciclo di clock

|   |      | istruzione          | 1  | 2              | 3       | 4          | 5              | 6              | 7              | 8              | 9              | 10 |
|---|------|---------------------|----|----------------|---------|------------|----------------|----------------|----------------|----------------|----------------|----|
| 1 | lw   | \$t1, 0x 1A18(\$t0) | IF | ID<br><i>0</i> | EX      | MEM        | WB<br><u>1</u> |                |                |                |                |    |
| 2 | lw   | \$t2, 0x 1818(\$t0) |    | IF             | ID<br>0 | EX         | MEM            | WB<br><u>2</u> |                |                |                |    |
| 3 | add  | \$t3, \$t1, \$t2    |    |                | IF      | ID<br>1, 2 | EX             | MEM            | WB<br><i>3</i> |                |                |    |
| 4 | addi | \$t4, \$t3, 32      |    |                |         | IF         | ID<br>3        | EX             | MEM            | WB<br><b>4</b> |                |    |
| 5 | ori  | \$t5, \$t4, 64      |    |                |         |            | IF             | ID<br>4        | EX             | MEM            | WB<br><i>5</i> |    |

La pipeline è ottimizzata per la gestione dei conflitti di controllo.

#### punto 1

Si faccia l'ipotesi che la pipeline sia **ottimizzata** e dotata dei percorsi di propagazione: **EX / EX**, **MEM / EX** e **MEM / MEM**:

- a. Disegnare in diagramma A il diagramma temporale della pipeline, indicando i percorsi di propagazione che devono essere attivati per risolvere i conflitti e gli eventuali stalli da inserire affinché la propagazione sia efficace.
- b. Indicare in **tabella 1** le dipendenze, i percorsi di propagazione attivati con gli stalli associati, e il ciclo di clock nel quale sono attivi i percorsi di propagazione.

## diagramma A

|            | 1  | 2       | 3       | 4           | 5         | 6         | 7        | 8             | 9         | 10        | 11 | 12 | 13 | 14 | 15 |
|------------|----|---------|---------|-------------|-----------|-----------|----------|---------------|-----------|-----------|----|----|----|----|----|
| 1. lw \$t1 | IF | ID<br>0 | EX      | M<br>(1)    | WB<br>(1) |           |          |               |           |           |    |    |    |    |    |
| 2. lw \$t2 |    | IF      | ID<br>0 | EX          | M<br>(2)  | WB<br>(2) |          |               |           |           |    |    |    |    |    |
| 3. add     |    |         | IF      | ID<br>stall | ID<br>1,2 | EX<br>(3) | M<br>(3) | WB<br>(3)     |           |           |    |    |    |    |    |
| 4. addi    |    |         |         | IF<br>stall | IF        | ID<br>3   | EX (4)   | M<br>(4)      | WB<br>(4) |           |    |    |    |    |    |
| 5. ori     |    |         |         |             |           | IF        | ID<br>4  | <b>EX</b> (5) | M<br>(5)  | WB<br>(5) |    |    |    |    |    |

## tabella 1

| N°<br>istruzione | N° istruzione<br>da cui dipende | registro<br>coinvolto | stalli + percorso<br>di propagazione | ciclo di clock<br>in cui è attivo<br>il percorso |
|------------------|---------------------------------|-----------------------|--------------------------------------|--------------------------------------------------|
| 3                | 1                               | \$t1                  | assorbito                            | -                                                |
| 3                | 2                               | \$t2                  | 1 stallo + MEM / EX                  | 6                                                |
| 4                | 3                               | \$t3                  | EX / EX                              | 7                                                |
| 5                | 4                               | \$t4                  | EX / EX                              | 8                                                |
|                  |                                 |                       |                                      |                                                  |
|                  |                                 |                       |                                      |                                                  |

## esercizio n. 4 - domande su argomenti vari

#### rete combinatoria

Si vuole progettare la rete combinatoria **in prima forma canonica** (forma SOP, cioè somma di prodotti) della funzione booleana a tre ingressi e un'uscita descritta dalla seguente tabella di verità:

| Α | В | С | U |
|---|---|---|---|
| 0 | 0 | 0 | 0 |
| 0 | 0 | 1 | 1 |
| 0 | 1 | 0 | 0 |
| 0 | 1 | 1 | 1 |
| 1 | 0 | 0 | 1 |
| 1 | 0 | 1 | 0 |
| 1 | 1 | 0 | 0 |
| 1 | 1 | 1 | 1 |
|   |   |   |   |

- (a) Scrivere l'espressione booleana della prima forma canonica di U in funzione di A, B e C (equivalente a una rete combinatoria a due livelli), senza ricorrere a semplificazioni o minimizzazioni.
- (b) Si supponga di avere a disposizione porte logiche OR con due ingressi, porte AND con due ingressi e porte NOT, con ritardi di propagazione di 4 ns, 2 ns e 1 ns, rispettivamente.

**Determinare i ritardi** delle possibili reti combinatorie con più di due livelli corrispondenti all'espressione di cui al punto (a), senza ricorrere a semplificazioni o minimizzazioni, ma sostituendo le porte AND e OR a più ingressi con circuiti composti da sole porte a due ingressi.

| Forma canonica: |
|-----------------|
|                 |
|                 |
|                 |
|                 |
| Ritardo:        |
|                 |
|                 |
|                 |
|                 |
|                 |
|                 |
|                 |
|                 |
|                 |
|                 |
|                 |
|                 |

Soluzione:

$$(a) U = !A !B \cdot C + !A B \cdot C + A !B !C + A B \cdot C$$

(b) Usando solo porte a due ingressi e senza semplificazioni di sorta, è possibile realizzare due diversi circuiti che esibiscono ritardi di propagazione, R1 e R2, differenti.

Le porte AND a tre ingressi previste nell'espressione SOP vengono rimpiazzate ciascuna con due porte AND a due ingressi disposte in cascata, mentre la porta OR a quattro ingressi prevista nell'espressione SOP può essere rimpiazzata con tre porte OR in cascata oppure con tre porte OR disposte ad albero.

I due circuiti esibiscono lo stesso numero di porte logiche, ma ritardi di propagazione diversi:

$$R1 = 1 \text{ ns} + (2+2) \text{ ns} + (4+4+4) \text{ ns} = 17 \text{ ns}$$
  $e$   $R2 = 1 \text{ ns} + (2+2) \text{ ns} + (4+4) \text{ ns} = 13 \text{ ns}$ 

#### bus del calcolatore

Si consideri un bus con queste ipotesi:

- Il bus è **sincrono** e svolge un'operazione (arbitraggio, lettura, scrittura) entro **un ciclo di clock**.
- Al bus sono collegate tre periferiche PER\_1, PER\_2 e PER\_3, gestite tramite il meccanismo di Interrupt.
   Il collegamento è in daisy chain (festone), per il quale sono previsti i segnali di controllo INT\_REQ attivo basso e INT\_ACK attivo alto. Gli altri segnali di controllo sono attivi alti. Tutti i segnali hanno ritardo di propagazione nullo.

La periferica **PER\_2**, al tempo **= 5** nel diagramma sotto, lancia un Interrupt. Il processore è interrompibile e quindi può passare a eseguire la routine di interrupt corrispondente. Si svolgano i punti seguenti:

1) Il circuito del processore rileva le variazioni di valore del segnale INT\_REQ con un ritardo di **5 ns**. La periferica PER\_2 rileva lo acknowledge con un ritardo di **10 ns**. Il trasferimento del vettore di interrupt ha la durata di **15 ns**.

**Si completi** il diagramma temporale sotto (scrivendo 0 o 1 per i segnali singoli, e V per indicare il valore del vettore di interrupt), fino a quando il processore ha acquisito il vettore di interrupt e il bus è tornato nella situazione iniziale (numero di colonne non significativo):

| operazio   | operazione (transazione) di interrupt e trasferimento vettore |   |    |    |    |    |    |    |    |
|------------|---------------------------------------------------------------|---|----|----|----|----|----|----|----|
| INT_REQ    | 1                                                             | 0 | 0  | 0  | 1  | 1  | 1  | 1  |    |
| INT_ACK    | 0                                                             | 0 | 1  | 1  | 1  | 0  | 0  | 0  |    |
| lettura    | 0                                                             | 0 | 1  | 1  | 1  | 1  | 1  | 0  |    |
| dato       | Х                                                             | Χ | X  | Χ  | V  | V  | V  | X  |    |
| tempo (ns) | 0                                                             | 5 | 10 | 15 | 20 | 25 | 30 | 35 | 40 |

PER\_2 richiede un interrupt a tempo = 5 attivando (basso) INT\_REQ; il processore è interrompibile e attiva ACK dopo 5 ns e contemporaneamente attiva il segnale di lettura per poter acquisire il vettore di interrupt che PER\_2 presenta sul bus dati. PER\_2 rileva ack dopo 10 ns e disattiva la sua richiesta e presenta il vettore; il processore rileva dopo 5 ns la variazione del segnale di INT\_REQ e disattiva ACK. A t = 35 il trasferimento del vettore è concluso e il segnale di Lettura e i segnali sul bus dati tornano a riposo.

| 2) | Quanto tempo occorre affinché il processore abbia tutte le informazioni necessarie per eseguire la rou- |
|----|---------------------------------------------------------------------------------------------------------|
|    | tine di Interrupt ?                                                                                     |

| Tempo: <i>da</i> . | l diagramma te | mporale sopra | , 30 ns (- | = ampiezza de | ell'intervall | o da | <i>5 ns a</i> . | 35 ns) | ) |
|--------------------|----------------|---------------|------------|---------------|---------------|------|-----------------|--------|---|
|--------------------|----------------|---------------|------------|---------------|---------------|------|-----------------|--------|---|

| spazio libero per continuazione o brutta copi | a |  |
|-----------------------------------------------|---|--|
|                                               |   |  |
|                                               |   |  |
|                                               |   |  |
|                                               |   |  |
|                                               |   |  |
|                                               |   |  |
|                                               |   |  |
|                                               |   |  |
|                                               |   |  |
|                                               |   |  |
|                                               |   |  |
|                                               |   |  |
|                                               |   |  |
|                                               |   |  |
|                                               |   |  |
|                                               |   |  |
|                                               |   |  |
|                                               |   |  |
|                                               |   |  |
|                                               |   |  |
|                                               |   |  |
|                                               |   |  |
|                                               |   |  |
|                                               |   |  |
|                                               |   |  |
|                                               |   |  |
|                                               |   |  |
|                                               |   |  |
|                                               |   |  |
|                                               |   |  |
|                                               |   |  |
|                                               |   |  |
|                                               |   |  |